Perancangan Dan Implementasi Sistem Penggerak M Obil Pada Robot Bergerak Pemungut Sampah Berbasis Fpga
Abstract
Abstrak — Tugas Akhir ini bertujuan merancang dan mengimplementasikan sistem penggerak mobil pada robot pemungut sampah berbasis Field Programmable Gate Array (FPGA). Robot dikendalikan menggunakan media komunikasi Visible Light Communication (VLC), di mana perintah arah dari Ground Control Station (GCS) dikirim dalam bentuk karakter digital, kemudian diproses oleh FPGA untuk menghasilkan sinyal logika yang mengatur putaran motor DC melalui driver motor. Perangkat yang digunakan antara lain FPGA DE0-Nano, motor DC, dan driver motor MX1508, dengan logika kontrol diprogram menggunakan bahasa Verilog. Hasil pengujian menunjukkan bahwa keluaran logika FPGA bekerja pada level tegangan 3,3 V untuk kondisi HIGH dan 0 V untuk kondisi LOW. Pola logika kontrol 4-bit berhasil dibentuk sesuai arah perintah, seperti maju = 1010, mundur = 0101, kanan = 0110, kiri = 1001, dan stop = 0000. Uji reliabilitas perintah dengan 25 dan 50 percobaan menghasilkan tingkat kesalahan relatif kecil, hanya 1 hingga 3 kali kegagalan pada setiap jenis perintah. Pada permukaan datar, penyimpangan arah rata-rata 1° pada jarak 80–90 cm dan 2°–3° pada jarak 120–130 cm, sedangkan pada permukaan berkontur penyimpangan lebih besar, yakni 2°–3° pada jarak 40–50 cm dan 3°–6° pada jarak 120–130 cm dengan kecenderungan ke arah kanan. Kata kunci— FPGA, Robot Pemungut Sampah, Sistem Penggerak, Visible Light Communication
References
R. S. Ketaren and F. Thalib, “Rancang Bangun Prototipe
Robot Pemungut Sampah,” J Teknol, vol. 8, no. 2, pp.
–132, 2021, Accessed: Feb. 08, 2025. [Online].
Available: https://doi.org/10.31479/jtek.v1i8.60
S. A. Yudistirani, L. Syaufina, and S. Mulatsih, “Desain
Sistem Pengelolaan Sampah melalui Pemilahan Sampah
Organik dan Anorganik Berdasarkan Persepsi Ibu-ibu
Rumah Tangga,” KONVERSI, vol. 4, no. 2, pp. 29–42, Oct.
R. Valentino, “Pengembangan Semi Autonomous Mobile
Robot Untuk Mengambil Objek Dengan
Mempertimbangkan Berat Objek,” Surabaya, Jun. 2016.
M. U. NUHA, H. A. DHARMAWAN, and S. P. SAKTI,
“Desain ADC SAR 10-Bit Dua Kanal Simultan
menggunakan Board FPGA Altera DE10,” ELKOMIKA:
Jurnal Teknik Energi Elektrik, Teknik Telekomunikasi, &
Teknik Elektronika, vol. 10, no. 1, p. 16, Jan. 2022, doi:
26760/elkomika.v10i1.16.
N. Soedjarwanto, F. X. A. Setyawan, C. R. Harahap, and N.
A. Riantama, “Pengendalian Kecepatan Motor Dc
Menggunakan Buck-Boost Converter Berbasis Iot,” Jurnal
Informatika dan Teknik Elektro Terapan, vol. 11, no. 3, pp.
–950, Sep. 2023.
A. Zubair, A. Achmad, and F. Arya Samman, “Ultrasonic
Cleaner Berbasis Field Programable Gate Array (FPGA),”
Jurnal Penelitian Enjiniring, vol. 21, no. 02, Nov. 2017,
[Online]. Available: www.altera.com



